전체 글 (34) 썸네일형 리스트형 PMIC ----------------------- PMIC ----------------------- PWM PFM Automatic PFM/PWM Mode Switching-->중요 저전력에서는 PFM의 효율이 PWM보다 좋다 Regulator 1)Linear regulator 2)LDO 3)Step-Down 4)Set-up 5)Boost-Buck Converter PMIC의 주요 기능상 분류 Power Conversion -Buck Converter -Boost Converter -Charge pump -Low Drop Out Battery Management -Power Selector -Battery Charger -Battery Protection -Gas Gauage -Battery Balancing.. [Verilog] 반가산기 반가산기 논리회로는 두개의 입력을 받아 합(sum)과 올림(carry)를 구하는 조합회로이다. 반가산기의 회로도는 다음과 같이 구성되어 있으며 진리표는 아래와 같다. 반가산기를 Verilog로 설계할 수 있는 툴인 Vivado로 3가지의 HDL 방식을 이용하여 설계 해보았다. 1. 논리 게이트 프리미티브(primitive gate)를 이용한 모델링 2. 연속 할당문을 이용한 모델링 3. 행위수준 모델링 1. 게이트 수준 모델링 Verilog 파일을 half-adder.v 파일과 half-adder-testbench.v를 만든다. 게이트 수준 모델링은 xor와 nand, not게이트로 설계를 하였다. wire c_out_bar는 nand의 출력부분에서 나오는 값으로 not 게이트의 입력값으로 들어간다. t.. [ARM] Hello World!_Part 1 어셈블리어를 사용하여 간단한 Hello World 프로그램을 작성 하려한다. 이때 사용할 수 있는 방식은 두가지 방식이 있다. 1. syscall 2. libc functions 이 두가지 방식을 이용하는 것이다. 첫번째로 syscall을 이용한 방식으로 코드를 작성 하였다. .data 영역에는 전역변수나 정적변수, 배열 또는 구조체등이 저장된다. 초기화 된 데이터는 data 영역에 저장되고, 초기화 되지 않은 데이터는 BSS 영역에 저장되고, 또한 실행될 때 RAM 메모리에 복사된다. .text 영역에는 코드 자체를 구성하는 메모리 영역으로 hex 파일이나 bin파일의 메모리이다. 또한 프로그램 명령이 위치하는 곳으로 기계어로 제어되는 메모리 영역이다. code와 상수가 저장되고 수정이 불가능한 메모리.. 순차논리회로 순차논리회로는 현재의 입력값뿐만 아니라 기억소자인 플립플롭에 저장되어 있는 정보에 의해 결정되는 논리회로이다. 조합논리회로 조합 논리회로는 일정시점의 출력값이 일정 시점의 입력값에 의해서만 결정되는 논리회로이다. 조합 논리회로에는 반가산기, 전가산기, 병렬가산기, 반감산기, 전감산기, 디코더, 인코더, 멑리플랙서, 다수결회로, 비교기등이 있다. [Ch3]Diode Models and Circuits [Ch4]Basic Nodal and Mesh analysis [Ch3]Voltage and Current laws 회로이론에서 가장 중요하고 기본적인 개념이 있는 챕터이다. 이전 1 2 3 4 5 다음